文档章节

ADI推出AD9528 JESD204B时钟和SYSREF发生器

whoisliang
 whoisliang
发布于 01/23 08:54
字数 890
阅读 6
收藏 0

1:根据ADI官网上对9361的介绍,其中还提到了与9361相配套的电源,时钟,LNA,PA等等功能部分需要的芯片,具体网页:https://www.analog.com/en/products/ad9361.html

2:MATLAB Filter Design Wizard for AD9361 

3:关于AD9371调试笔记(https://blog.csdn.net/qq_20785973/article/details/83278990)

4:AD9371介绍,有很多相关应用介绍 (http://www.hqchip.com/gongsi/newinfo_3373.html)

5: 很多参考资料和视频https://www.analog.com/cn/products/ad9361.html#product-reference

ADI近日宣布推出 AD9528 JESD204B 时钟和 SYSREF 发生器,以满足长期演进(LTE)和多载波 GSM 基站设计、防务电子系统、RF试验仪器和其他新兴宽带 RF GSPS 数据采集信号链的时钟要求。随着数据速率进入数千兆级,多通道同步和数据延迟管理成为系统必不可少的一部分,将 JESD204B 标准运用在高速转换器-数字处理器接口的做法在诸多最新应用中日益盛行。JESD204B 接口专门针对高数据速率系统设计需求而开发,AD9528 时钟器件内置可以支持和增强该接口标准特性的独特功能。

 

ADI推出AD9528 JESD204B时钟和SYSREF发生器 
ADI推出AD9528 JESD204B时钟和SYSREF发生器

AD9528 提供低功耗、多路输出时钟分配功能,具有低抖动性能,还配有片内集成两级锁相环 (PLL) 和电压控制振荡器 (VCO)。片内 VCO 的调谐范围为3.6 GHz 至4.0 GHz,搭载的输入接收器和振荡器可同时提供单端和差分工作模式。

AD9528 提供与 JESD204B 兼容的子类 1 SYSREF 和确定性延迟时钟信号,并且支持多种 SYSREF 信号发生选项。最基本的是一个简单的缓冲功能,其中,由用户提供的SYSREF信号被扇出至SYSREF输出引脚。如果为其提供外部SYSREF源,AD9528还能将SYSREF输出同步到内部产生的时钟输出,这是实现精确确定性延迟的必要条件。AD9528也能在内部生成 SYSREF 源。AD9528 既支持连续信号SYSREF发生,也支持“n次”脉冲生成。对于向其提供时钟的数据转换器,连续信号可能导致转换器输出频谱中出现无用杂散,在这种系统中,N次生成至关重要。

当连接到恢复的系统参考时钟和 VCXO 时,AD9528 产生1 MHz 至400 MHz 范围的12路低噪声输出,以及两路高速输出(最高1.25 GHz)。一路时钟输出相对于另一路时钟输出的频率和相位可通过分频器相位选择功能改变,该功能用作无抖动的时序粗调,其调整增量相当于 VCO 输出信号的半个周期。每个 SYSREF 信号都有额外的相位偏移能力,这样,在每个目标器件处,输入最佳到达时间就变非常简单。

报价与供货

产品

样片供货

全面量产

千片订量报价

封装

AD9528BCPZ

现在

现在

8.25美元/片

72引脚LFCSP

AD9528/PCBZ

评估板

现在

现在

190.00美元/片

不适用

运用 ADI 的AD9680双通道、14位、1.0 GSPS JESD204B ADC,可以把 AD9528 用在宽带 RF 数据采集应用设计中。

本文转载自:http://www.eetop.cn/blog/html/73/n-46473.html

共有 人打赏支持
whoisliang
粉丝 4
博文 388
码字总数 139513
作品 0
武汉
私信 提问
Massive MIMO与波束赋形关系及背后的信号处理

人类对高速移动数据的渴求是无止境的。可是,在城市环境中可用RF频谱已经饱和,显然需要提高基站收发数据的频谱利用率。 提升基站频谱效率的一种方案是通过基站内的大量天线实现同一频率资源...

dallin0408
2018/03/02
0
0
数字信号处理专题(1)——DDS函数发生器环路Demo

一、前言   会FPGA硬件描述语言、设计思想和接口协议,掌握些基本的算法是非常重要的,因此开设本专题探讨些基于AD DA数字信号处理系统的一些简单算法,在数字通信 信号分析与检测等领域都...

没落骑士
2018/07/31
0
0
I2S音频总线学习(三)S3C2440的I2S控制器

I2S音频总线学习(三)S3C2440的I2S控制器 一、I2S控制器结构框图 S3C2440A的Inter-IC Sound (IIS)总线接口作为一个编解码接口连接外部8/16位立体声音频解码IC用于迷你碟机和可携式应用。IIS...

长平狐
2013/06/03
311
0
S5PV210的时钟系统

1 SoC时钟系统简介 1.1 什么是时钟?SoC为什么需要时钟? (1)时钟是同步工作系统的同步节拍。 (2)SoC内部有很多器件,譬如CPU、串口控制器、DRAM控制器、GPIO等内部外设,这些东西要彼此协同...

qq_20233867
2017/12/28
0
0
总线的同步通信

总线的同步通信 通信双方由统一时标控制数据传送称为同步通信。这个公共的时钟可以由CPU总线控制部件发送到每一个部件(设备),也可以让每个部件有各自的时钟发生器,时标通常由CPU的总线控...

长平狐
2013/06/03
139
0

没有更多内容

加载失败,请刷新页面

加载更多

vuex

一直有个误区 vuex既然页面刷新会丢失 那还有什么意义 。 重新翻看了下文档才恍然大误,vuex主要解决的是不同组件间的通信。 跨页面数据共享本质上还是用sessionStorage/localStorage...

东东笔记
30分钟前
2
0
网站漏洞检测之WordPress 5.0.0 修复方案

2019年正月刚开始,WordPress最新版本存在远程代码注入获取SHELL漏洞,该网站漏洞影响的版本是wordpress5.0.0,漏洞的产生是因为image模块导致的,因为代码里可以进行获取目录权限,以及文件...

网站安全
59分钟前
1
0
MySql 优化 group by 语句

默认情况下,Mysql 对所有 group by 的字段进行排序,如果查询包括 group by ,用户想要避免排序结果的消耗。可以指定 order by null 禁止排序。 mysql> EXPLAIN select * from sys_log gro...

嘴角轻扬30
今天
11
0
Linux分区&格式化&文件系统&LVM&扩容

硬件 磁盘由 盘片组、主轴马达、机械臂、磁头、驱动芯片和电路、接口等构成 2. 磁盘的分割 每个盘片很多同心圆分割为磁道 Trace 一组盘片的同径磁道叫做一个柱面 Cylinder 每个磁道又被分为很...

可数局部基
今天
5
0
刷leetcode第705题- 设计哈希集合

这个我可能做的不是很符合题意,虽然AC了,但是没有去用到hash函数之类的方式。同样使用了位运算来搞定这一切,简单易懂。上代码如下: typedef char MyHashSet;/** Initialize your data ...

锟斤拷烫烫烫
今天
5
0

没有更多内容

加载失败,请刷新页面

加载更多

返回顶部
顶部